gpio.c 10.3 KB
Newer Older
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34
/*
 * Coldfire generic GPIO support
 *
 * (C) Copyright 2009, Steven King <sfking@fdwdc.com>
 *
 * This program is free software; you can redistribute it and/or modify
 * it under the terms of the GNU General Public License as published by
 * the Free Software Foundation; version 2 of the License.
 *
 * This program is distributed in the hope that it will be useful,
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
 * GNU General Public License for more details.
*/

#include <linux/kernel.h>
#include <linux/init.h>

#include <asm/coldfire.h>
#include <asm/mcfsim.h>
#include <asm/mcfgpio.h>

static struct mcf_gpio_chip mcf_gpio_chips[] = {
	{
		.gpio_chip			= {
			.label			= "PIRQ",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value,
			.ngpio			= 8,
		},
35 36 37
		.pddr				= (void __iomem *) MCFEPORT_EPDDR,
		.podr				= (void __iomem *) MCFEPORT_EPDR,
		.ppdr				= (void __iomem *) MCFEPORT_EPPDR,
38 39 40 41 42 43 44 45 46 47 48 49 50
	},
	{
		.gpio_chip			= {
			.label			= "FECH",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 8,
			.ngpio			= 8,
		},
51 52 53 54 55
		.pddr				= (void __iomem *) MCFGPIO_PDDR_FECH,
		.podr				= (void __iomem *) MCFGPIO_PODR_FECH,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_FECH,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_FECH,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_FECH,
56 57 58 59 60 61 62 63 64 65 66 67 68
	},
	{
		.gpio_chip			= {
			.label			= "FECL",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 16,
			.ngpio			= 8,
		},
69 70 71 72 73
		.pddr				= (void __iomem *) MCFGPIO_PDDR_FECL,
		.podr				= (void __iomem *) MCFGPIO_PODR_FECL,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_FECL,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_FECL,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_FECL,
74 75 76 77 78 79 80 81 82 83 84 85 86
	},
	{
		.gpio_chip			= {
			.label			= "SSI",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 24,
			.ngpio			= 5,
		},
87 88 89 90 91
		.pddr				= (void __iomem *) MCFGPIO_PDDR_SSI,
		.podr				= (void __iomem *) MCFGPIO_PODR_SSI,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_SSI,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_SSI,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_SSI,
92 93 94 95 96 97 98 99 100 101 102 103 104
	},
	{
		.gpio_chip			= {
			.label			= "BUSCTL",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 32,
			.ngpio			= 4,
		},
105 106 107 108 109
		.pddr				= (void __iomem *) MCFGPIO_PDDR_BUSCTL,
		.podr				= (void __iomem *) MCFGPIO_PODR_BUSCTL,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_BUSCTL,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_BUSCTL,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_BUSCTL,
110 111 112 113 114 115 116 117 118 119 120 121 122
	},
	{
		.gpio_chip			= {
			.label			= "BE",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 40,
			.ngpio			= 4,
		},
123 124 125 126 127
		.pddr				= (void __iomem *) MCFGPIO_PDDR_BE,
		.podr				= (void __iomem *) MCFGPIO_PODR_BE,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_BE,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_BE,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_BE,
128 129 130 131 132 133 134 135 136 137 138 139 140
	},
	{
		.gpio_chip			= {
			.label			= "CS",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 49,
			.ngpio			= 5,
		},
141 142 143 144 145
		.pddr				= (void __iomem *) MCFGPIO_PDDR_CS,
		.podr				= (void __iomem *) MCFGPIO_PODR_CS,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_CS,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_CS,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_CS,
146 147 148 149 150 151 152 153 154 155 156 157 158
	},
	{
		.gpio_chip			= {
			.label			= "PWM",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 58,
			.ngpio			= 4,
		},
159 160 161 162 163
		.pddr				= (void __iomem *) MCFGPIO_PDDR_PWM,
		.podr				= (void __iomem *) MCFGPIO_PODR_PWM,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_PWM,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_PWM,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_PWM,
164 165 166 167 168 169 170 171 172 173 174 175 176
	},
	{
		.gpio_chip			= {
			.label			= "FECI2C",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 64,
			.ngpio			= 4,
		},
177 178 179 180 181
		.pddr				= (void __iomem *) MCFGPIO_PDDR_FECI2C,
		.podr				= (void __iomem *) MCFGPIO_PODR_FECI2C,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_FECI2C,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_FECI2C,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_FECI2C,
182 183 184 185 186 187 188 189 190 191 192 193 194
	},
	{
		.gpio_chip			= {
			.label			= "UART",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 72,
			.ngpio			= 8,
		},
195 196 197 198 199
		.pddr				= (void __iomem *) MCFGPIO_PDDR_UART,
		.podr				= (void __iomem *) MCFGPIO_PODR_UART,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_UART,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_UART,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_UART,
200 201 202 203 204 205 206 207 208 209 210 211 212
	},
	{
		.gpio_chip			= {
			.label			= "QSPI",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 80,
			.ngpio			= 6,
		},
213 214 215 216 217
		.pddr				= (void __iomem *) MCFGPIO_PDDR_QSPI,
		.podr				= (void __iomem *) MCFGPIO_PODR_QSPI,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_QSPI,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_QSPI,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_QSPI,
218 219 220 221 222 223 224 225 226 227 228 229 230
	},
	{
		.gpio_chip			= {
			.label			= "TIMER",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 88,
			.ngpio			= 4,
		},
231 232 233 234 235
		.pddr				= (void __iomem *) MCFGPIO_PDDR_TIMER,
		.podr				= (void __iomem *) MCFGPIO_PODR_TIMER,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_TIMER,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_TIMER,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_TIMER,
236 237 238 239 240 241 242 243 244 245 246 247 248
	},
	{
		.gpio_chip			= {
			.label			= "LCDDATAH",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 96,
			.ngpio			= 2,
		},
249 250 251 252 253
		.pddr				= (void __iomem *) MCFGPIO_PDDR_LCDDATAH,
		.podr				= (void __iomem *) MCFGPIO_PODR_LCDDATAH,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAH,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAH,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_LCDDATAH,
254 255 256 257 258 259 260 261 262 263 264 265 266
	},
	{
		.gpio_chip			= {
			.label			= "LCDDATAM",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 104,
			.ngpio			= 8,
		},
267 268 269 270 271
		.pddr				= (void __iomem *) MCFGPIO_PDDR_LCDDATAM,
		.podr				= (void __iomem *) MCFGPIO_PODR_LCDDATAM,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAM,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAM,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_LCDDATAM,
272 273 274 275 276 277 278 279 280 281 282 283 284
	},
	{
		.gpio_chip			= {
			.label			= "LCDDATAL",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 112,
			.ngpio			= 8,
		},
285 286 287 288 289
		.pddr				= (void __iomem *) MCFGPIO_PDDR_LCDDATAL,
		.podr				= (void __iomem *) MCFGPIO_PODR_LCDDATAL,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAL,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_LCDDATAL,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_LCDDATAL,
290 291 292 293 294 295 296 297 298 299 300 301 302
	},
	{
		.gpio_chip			= {
			.label			= "LCDCTLH",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 120,
			.ngpio			= 1,
		},
303 304 305 306 307
		.pddr				= (void __iomem *) MCFGPIO_PDDR_LCDCTLH,
		.podr				= (void __iomem *) MCFGPIO_PODR_LCDCTLH,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_LCDCTLH,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_LCDCTLH,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_LCDCTLH,
308 309 310 311 312 313 314 315 316 317 318 319 320
	},
	{
		.gpio_chip			= {
			.label			= "LCDCTLL",
			.request		= mcf_gpio_request,
			.free			= mcf_gpio_free,
			.direction_input	= mcf_gpio_direction_input,
			.direction_output	= mcf_gpio_direction_output,
			.get			= mcf_gpio_get_value,
			.set			= mcf_gpio_set_value_fast,
			.base			= 128,
			.ngpio			= 8,
		},
321 322 323 324 325
		.pddr				= (void __iomem *) MCFGPIO_PDDR_LCDCTLL,
		.podr				= (void __iomem *) MCFGPIO_PODR_LCDCTLL,
		.ppdr				= (void __iomem *) MCFGPIO_PPDSDR_LCDCTLL,
		.setr				= (void __iomem *) MCFGPIO_PPDSDR_LCDCTLL,
		.clrr				= (void __iomem *) MCFGPIO_PCLRR_LCDCTLL,
326 327 328 329 330 331 332 333 334 335 336 337
	},
};

static int __init mcf_gpio_init(void)
{
	unsigned i = 0;
	while (i < ARRAY_SIZE(mcf_gpio_chips))
		(void)gpiochip_add((struct gpio_chip *)&mcf_gpio_chips[i++]);
	return 0;
}

core_initcall(mcf_gpio_init);